Generador de LLR para modulación DQPSK con detección MAP coherente de BIT sobre un canal AWGN: diseño e implementación en FPGA / Enrique Nicolás Alvarez; dirigido por la Dra. Graciela Corral Briones y por el Ing. Damián Morero
Tipo de material: TextoDetalles de publicación: Córdoba, RA: Universidad Nacional, 2011Descripción: 93 h. : il. col. ; 30 cmTema(s): Nota de disertación: Proyecto Integrador (I.Comp.)--FCEFN-UNC, 2011 Resumen: Diseña e implementa un módulo de un sistema que genere información blanda con formato de Log-likelihood Ratio (LLR) para una modulación Differential Quadrature Phase Shift Keying (DQPSK) con dirección Máximun a Posteriori (MAP) coherente de bits sobre un canal Additive White Gaussian Noise (AWGN). El módulo debe estar diseñado para correr eficientemente en una FPGA. Desarrolla y diseña software y hardware en equipo, para manejar herramientas CAD profesionales y tomar contacto con los problemas de implementación de los demoduladores en hardware comercialTipo de ítem | Biblioteca actual | Signatura topográfica | Estado | Fecha de vencimiento | Código de barras | |
---|---|---|---|---|---|---|
Trabajo final de grado | Biblioteca FCEFyN | PI-IComp 3362 AL (Navegar estantería(Abre debajo)) | No para préstamo | T03362 |
Abierta a los investigadores bajo las restricciones de la biblioteca
Proyecto Integrador (I.Comp.)--FCEFN-UNC, 2011
Diseña e implementa un módulo de un sistema que genere información blanda con formato de Log-likelihood Ratio (LLR) para una modulación Differential Quadrature Phase Shift Keying (DQPSK) con dirección Máximun a Posteriori (MAP) coherente de bits sobre un canal Additive White Gaussian Noise (AWGN). El módulo debe estar diseñado para correr eficientemente en una FPGA. Desarrolla y diseña software y hardware en equipo, para manejar herramientas CAD profesionales y tomar contacto con los problemas de implementación de los demoduladores en hardware comercial
No hay comentarios en este titulo.
Ingresar a su cuenta para colocar un comentario.